En poursuivant votre navigation sur ce site, vous acceptez le dépôt de cookies dans votre navigateur. (En savoir plus)
Portail > Offres > Offre UMR6285-PASCOT-006 - Postdoc (H/F) : Environnements d'exécution RISC-V sécurisés par le matériel

Postdoc (H/F) : Environnements d'exécution RISC-V sécurisés par le matériel

Cette offre est disponible dans les langues suivantes :
- Français-- Anglais

Date Limite Candidature : vendredi 22 août 2025 23:59:00 heure de Paris

Assurez-vous que votre profil candidat soit correctement renseigné avant de postuler

Informations générales

Intitulé de l'offre : Postdoc (H/F) : Environnements d'exécution RISC-V sécurisés par le matériel
Référence : UMR6285-PASCOT-006
Nombre de Postes : 1
Lieu de travail : BREST
Date de publication : vendredi 1 août 2025
Type de contrat : Chercheur en contrat CDD
Durée du contrat : 12 mois
Date d'embauche prévue : 3 novembre 2025
Quotité de travail : Complet
Rémunération : Entre 3021.50 euros et 4208.37 euros bruts selon expérience
Niveau d'études souhaité : Doctorat
Expérience souhaitée : Indifférent
Section(s) CN : 07 - Sciences de l'information : traitements, systèmes intégrés matériel-logiciel, robots, commandes, images, contenus, interactions, signaux et langues

Missions

Même si les TEE apportent une couche de sécurité à un système embarqué, certains travaux ont démontré qu'ils peuvent encore laisser échapper des informations. Les TEE basés sur RISC-V, tels que Keystone et Penglai, ont leurs définitions principalement basés sur des configurations PMP. Nous voulons étudier comment le processeur lui-même peut être mis à niveau avec des mécanismes matériels pour améliorer la sécurité du TEE contre les attaques de canaux secondaires microarchitecturaux non physiques tels que attaques électromagnétiques ou laser. Dans le cadre de ce poste de post-doctorant, nous aimerions étudier comment nous pouvons proposer des extensions matérielles à pour fournir des services supplémentaires aux TEE RISC-V qui iraient au-delà des solutions décrites dans les études existantes.
Etant donné la nature des travaux à effectuer, la personne recrutée pourra être amenée à collaborer avec d'autres chercheurs sur le site d'accueil.

Activités

- Etudier quels TEEs pour RISC-V peuvent être agrémentés de mécanismes de protection matériels.
- Etudier l'implémentation des mécanismes identifiés précédemment dans un processeur RISC-V tel que ceux proposés par l'OpenHwGroup (CV32E40P ou CVA6).
- Evaluer la sécurité et la performance des mécanismes implémentés.

Compétences

- Connaissance d'un ou plusieurs langages de description matérielle.
- Expérience du langage C bas-niveau. Des connaissances en assembleur sont un plus.
- Connaissances en architecture des processeurs.

Contexte de travail

Poste ouvert pour une durée initiale de 12 mois. Selon les résultats, le poste pourra être étendu jusqu'à 12 mois supplémentaires.

Le postdoctorant effectuera ses travaux au sein de l'équipe ARCAD du laboratoire Lab-STICC. L'équipe encadrante est située à l'ENSTA à Brest.

Le poste se situe dans un secteur relevant de la protection du potentiel scientifique et technique (PPST), et nécessite donc, conformément à la réglementation, que votre arrivée soit autorisée par l'autorité compétente du MESR.

Contraintes et risques

Pas de risques liés au poste décrit dans cette offre.