En poursuivant votre navigation sur ce site, vous acceptez le dépôt de cookies dans votre navigateur. (En savoir plus)
Portail > Offres > Offre UMR8023-DAVDAR-001 - (H/F) Ingénieur FPGA-HLS_VITIS sur système caméra

(H/F) Ingénieur FPGA-HLS_VITIS sur système caméra


Date Limite Candidature : jeudi 26 mai 2022

Assurez-vous que votre profil candidat soit correctement renseigné avant de postuler. Les informations de votre profil complètent celles associées à chaque candidature. Afin d’augmenter votre visibilité sur notre Portail Emploi et ainsi permettre aux recruteurs de consulter votre profil candidat, vous avez la possibilité de déposer votre CV dans notre CVThèque en un clic !

Informations générales

Référence : UMR8023-DAVDAR-001
Lieu de travail : PARIS 05
Date de publication : jeudi 5 mai 2022
Type de contrat : CDD Technique/Administratif
Durée du contrat : 12 mois
Date d'embauche prévue : 1 août 2022
Quotité de travail : Temps complet
Rémunération : 2320-2450 Euros Brut mensuels selon expérience
Niveau d'études souhaité : Bac+5
Expérience souhaitée : 1 à 4 années

Missions

Le LPENS de l'ENS Paris, recherche au sein de l'équipe du Bureau d'Etudes Electronique, un/une ingénieur(e) afin de mener à bien un projet de développement FPGA sur le contrôleur (développé totalement au LPENS) d'une toute nouvelle caméra infrarouge très bas bruit. Ce projet consistera en l'intégration dans la partie soft du FPGA et en interaction avec la machine à états principale (dans la partie logique), des traitements de calibration des images et de réduction du bruit (actuellement effectués sur le PC de contrôle).

Activités

Au sein de ce bureau d'études électronique (constituée de 4 personnes) et sous la supervision d'un responsable, vous participerez aux activités suivantes :

- Le développement et/ou la modifications de blocs fonctionnels d'un FPGA existant.
(Architecture / Développement / Simulation). Création des blocs dans la partie 'soft'
sous Vitis et optimisation des blocs actuels en Axi-Stream / HLS.
- L'intégration des éléments implémentés.
- La réalisation et la conduite des phases de test et de validation de ces éléments.
- La rédaction de documents de conception et de test.

Compétences

- Maîtrise du flot de développement FPGA
- Maîtrise du langage VHDL
- Maitrise de l'environnement Xilinx, notamment les outils HLS, et VITIS (anciennement SDK).
- Bonne connaissance de méthodologie et test/simulation FPGA
- Analyse, réutilisation et modification de blocs complexes
- Bonnes connaissances en électronique numérique/analogique.
- Une première expérience souhaitée dans le développement sur contrôleur de caméra et des traitements du signal correspondant.

Contexte de travail

Le Laboratoire de Physique de l'Ecole Normale Supérieure (LPENS), créé le 1er janvier 2019, est un laboratoire de recherche fondamentale interdisciplinaire, en physique et ses interfaces. Les activités scientifiques du laboratoire couvrent un vaste champ exploratoire en physique fondamentale ou appliquée, expérimentale ou théorique, dont les axes vont de la cosmologie à la biophysique en passant par les interactions fondamentales, les fluides et interfaces ou encore les matériels et dispositifs quantiques.
L'ingénieur(e) recherché(e) sera intégrée au sein de l'équipe du bureau d'études électronique constituée de 4 personnes, sur un projet d'une nouvelle caméra infrarouge bas bruit, entièrement développée au sein du LPENS.

On en parle sur Twitter !